Epyc

Epyc
Description de l'image AMD Epyc wordmark.svg.
Informations générales
Production Juin 2017
Concepteur AMD
Fabricant
Performances
Fréquence GHz à 4,1 GHz
Spécifications physiques
Finesse de gravure 14 nm à 7 nm
Cœur

Jusqu'à 128 coeurs/256 threads sur les systèmes à double socket

  • Naples
  • Rome
  • Milan, Milan-X
  • Genoa, Genoa-X
  • Bergamo
  • Siena
  • Turin
Socket(s)
Architecture et classification
Architecture x86-64
Extensions MMX(+), SSE1, SSE2, SSE3, SSSE3, SSE4a, SSE4.1, SSE4.2, AVX, AVX2, AVX-512 (Zen 4 et suivants), FMA3, CVT16/F16C (en), ABM, BMI1, BMI2, AES, CLMUL, RDRAND, SHA (en), SME (en), AMD-V, AMD-Vi
Micro-architecture
Historique

Epyc est une gamme de microprocesseurs x86-64 d'AMD pour serveurs et systèmes embarqués qui utilise la microarchitecture Zen. Epyc a été annoncée pour la première fois en 2017[1]. Les puces Epyc, gravées initialement en 14 nm[2], proposent jusqu'à 128 cœurs (256 threads) et une fréquence d'horloge pouvant aller jusqu'à 4,1 GHz[3].

Les processeurs Epyc partagent la même microarchitecture que leurs homologues de bureau ordinaires, mais disposent de fonctionnalités de niveau entreprise telles qu’un nombre de cœurs plus élevé, plus de voies PCI Express, la prise en charge de plus grandes quantités de RAM et une mémoire cache plus importante. Ils prennent également en charge les configurations de systèmes multipuces et à deux sockets à l’aide de l’interconnexion Infinity Fabric.

La gamme Epyc fait concurrence à la gamme Xeon d'Intel.

  1. (en-US) « Computex 2017: AMD Press Event Live Blog (starts 10pm ET) », sur anandtech
  2. David Legrand, « AMD dévoile ses EPYC 7000, des CPU pour serveurs jusqu'à 64 cœurs de 400 à plus de 4 000 dollars », sur nextinpact.com, (consulté le )
  3. « Un processeur à 128 cœurs et 256 threads », (consulté le )

Developed by StudentB