Power Architektúra |
---|
NXP (volt Freescale és Motorola) |
PowerPC e sorozat (2006) (
e200
• e300
• e500
• e600
• e5500
• e6500 )
|
IBM |
POWER ISA (1990)
• POWER sorozat (1990)
|
IBM-Nintendo együttműködés |
Egyéb |
Titan • PWRficient • Cell • Xenon • X704 |
Kapcsolódó hivatkozások |
OpenPOWER Alapítvány
• AIM alliance
• RISC
• Blue Gene
• Power.org
• PAPR
• PReP
• CHRP
• AltiVec
• tovább...
|
A PowerPC e200 32 bites Power utasításkészlet-architektúrájú mikroprocesszor-magok egy családja, amit a Freescale fejlesztett ki elsősorban autóipari és ipari vezérlőrendszerekben történő felhasználásra. 2004-ben jelent meg. A magokat egylapkás rendszerekbe integrált CPU szerepére tervezték, alacsony, 60 MHz-től 600 MHz-ig terjedő órajelen történő működésre, leginkább beágyazott alkalmazások számára.[1][2]
Az e200 magot az MPC5xx processzorcsaládból fejlesztették ki, amely viszont a PowerQUICC SoC MPC8xx processzormagokból származik. Az e200 a Power ISA v.2.03, valamint a megelőző „Book E” specifikációnak felel meg. Minden e200 magon alapuló processzor a MPC55xx és MPC56xx/JPC56x séma szerint kapott elnevezést, és nem tévesztendő össze a MPC52xx processzorokkal, amelyek a PowerPC e300 magon alapulnak.
2007 áprilisában a Freescale és az IPextreme lehetővé tette az e200 magok licencelését más gyártók számára.[3]
2007 októberében jelent meg a Continental AG és a Freescale közös fejlesztése, a SPACE elnevezésű többmagos mikrovezérlő (MCU), amely három e200 alapú processzort tartalmaz. Az eszközt autók elektronikus fékrendszereihez terveztek.[4]
Az STMicroelectronics és a Freescale közösen fejlesztett ki e200 alapú mikrovezérlőket autóipari alkalmazások számára, ezek alkotják a a MPC56xx/SPC56x családot.
<ref>
címke; nincs megadva szöveg a(z) E200CORE.7
nevű lábjegyzeteknek<ref>
címke; nincs megadva szöveg a(z) MPC5500.1
nevű lábjegyzeteknek<ref>
címke; nincs megadva szöveg a(z) media.0
nevű lábjegyzeteknek<ref>
címke; nincs megadva szöveg a(z) media.1
nevű lábjegyzeteknek